## Kiến trúc máy tính

- ThS. Phạm Văn Phước
- https://sites.google.com/site/phuocpham uit/ktmt
- phuocpv@uit.edu.vn

## Một số quy tắc

#### Đánh Giá:

- Giữa kỳ: 30%
- Cuối kỳ: 70%

#### Quy tắc:

- · Vào lớp trật tự.
- Không mở điện thoại
- Điểm danh khi lớp vắng
- Cấm thi nếu vắng quá 4 buổi học.

## **Nội Dung**

- Chương 0 Tổng quan nhập môn mạch số
- Chương 1 Máy tính các khái niệm và công nghệ
- Chương 2 Assembly MIPS
- Chương 3 Phép toán số học trên máy tính
- Chương 4 Đường dữ liệu

# KIÉN TRÚC MÁY TÍNH

# Chương 0

Tổng Quan Nhập Môn Mạch Số

### **Nội Dung**

- 1. Giới thiệu các hệ thống số
- 2. Chuyển đổi giữa các hệ thống số
- 3. Các cổng Logics cơ bản
- 4. Mạch Logic
- 5. Mạch tích hợp

## 1. Giới thiệu các hệ thống số

- Số Thập Phân
- Số Nhị Phân
- Số Thập Lục Phân
- Số Bát Phân

# Các Hệ thống số cơ bản

| Hệ thống số | Cơ số | Chữ số                       |
|-------------|-------|------------------------------|
| Thập Phân   | 10    | 0, 1, 2, 3, 4, 5, 6, 7, 8, 9 |
| Nhị Phân    | 2     | 0, 1                         |
| Bát Phân    | 8     | 0, 1, 2, 3, 4, 5, 6, 7       |
| Thập Lục    | 16    | 0, 1, 2, 3, 4, 5, 6, 7, 8, 9 |
|             |       | A, B, C, D, E, F             |

## Số Thập Phân

Ví dụ: 2745.214<sub>10</sub>



## Số Thập Phân

• Phân tích số thập phân : **2745.214**<sub>10</sub>



• 
$$2745.214_{10} =$$

$$2 * 10^{3} + 7 * 10^{2} + 4 * 10^{1} + 5 * 10^{0} +$$

$$2 * 10^{-1} + 1 * 10^{-2} + 4 * 10^{-3}$$

## Số Nhị Phân

Ví dụ: 1011.101<sub>2</sub>



### Số Nhị Phân

• Phân tích số nhị phân 1011.101<sub>2</sub>



• 
$$1011.101_2 = 1 * 2^3 + 0 * 2^2 + 1 * 2^1 + 1 * 2^0 + 1 * 2^{-1} + 0 * 2^{-2} + 1 * 2^{-3}$$
  
=  $11.625_{10}$ 

#### Số Bát Phân

|  | 84 83 | 82 81 | 80 . | 8-1 | 8-2 |  |
|--|-------|-------|------|-----|-----|--|
|--|-------|-------|------|-----|-----|--|

- Số Bát Phân : **372**<sub>8</sub>
- $372_8 = 3 * 8^2 + 7 * 8^1 + 2 * 8^0$ =  $250_{10}$

## Số Thập Lục Phân

- Phân tích số thập lục phân :  $3BA_{16}$
- $3BA_{16} = 3 * 16^2 + 11 * 16^1 + 10 * 16^0$ =  $954_{10}$

### 2. Chuyển đổi giữa các hệ thống số



## Chuyển đổi sang số thập phân

• Nhân mỗi chữ số (digit) với trọng số (weight)



## Ví Dụ

• Biểu diễn 3702<sub>8</sub> sang số thập phân

• Biểu diễn 1A2F<sub>16</sub> sang số thập phân

## Số Thập Phân => Số Nhị Phân

Decimal Binary

- · Chia số thập phân với 2 và sau đó viết ra phần dư còn lại
  - Chia cho đến khi có thương số là 0.
- Phần số dư đầu tiên gọi là LSB (Bit có trọng số thấp nhất)
- Phần số dư cuối cùng gọi là MSB (Bit có trọng số cao nhất)

## $Vi du : 25_{10} => Số Nhị Phân$



### Số Thập Phân => Số Thập Lục Phân

→ Hexadecimal

- · Chia số thập phân cho 16 và viết ra phần dư còn lại
  - Chia cho đến khi có thương số là 0.
- Phần số dư đầu tiên gọi là LSD (Số có trọng số thấp nhất)
- Phần số dư cuối cùng gọi là MSD (Số có trọng số cao nhất)

## $Vi Du: 423_{10} => Thập Lục Phân$



## Thập Phân => Bát Phân

→ Octal

- · Chia số thập phân cho 8 và viết ra phần dư còn lại
  - Chia cho đến khi có thương số là 0.
- Phần số dư đầu tiên gọi là LSD (Số có trọng số thấp nhất)
- Phần số dư cuối cùng gọi là MSD (Số có trọng số lớn nhất)

## Bát Phân => Nhị Phân



 Chuyển đổi lần lượt mỗi chữ số ở dạng Bát Phân sang nhóm 3 bits Nhị Phân

| Octal  | 0   | 1   | 2   | 3   | 4   | 5   | 6   | 7   |
|--------|-----|-----|-----|-----|-----|-----|-----|-----|
| Binary | 000 | 001 | 010 | 011 | 100 | 101 | 110 | 111 |

• VD: 1 3 2 7 1 011 010 111

## Thập Lục Phân => Nhị Phân



- Chuyển đổi lần lượt mỗi chữ số ở dạng Thập Lục Phân sang nhóm 4 bits Nhị Phân
- VD: 5 6 A E 6 A

| Hex | Bin  |
|-----|------|
| 0   | 0000 |
| 1   | 0001 |
| 2   | 0010 |
| 3   | 0011 |
| 4   | 0100 |
| 5   | 0101 |
| 6   | 0110 |
| 7   | 0111 |
| 8   | 1000 |
| 9   | 1001 |
| A   | 1010 |
| В   | 1011 |
| C   | 1100 |
| D   | 1101 |
| Е   | 1110 |
| F   | 1111 |

## Nhị Phân => Bát Phân

Binary

Octal

- Nhóm 3 bits bắt đầu từ ngoài cùng bên phải của số
- Chuyển đổi mỗi nhóm trên sang dạng chữ số của Bát Phân
- VD: 1011010111<sub>2</sub> => Bát Phân

## Nhị Phân => Thập Lục Phân

Binary Hexadecimal

- Nhóm 4 bits từ phía ngoài cùng bên phải của số
- Chuyển đổi mỗi nhóm trên sang 1 chữ số Thập Lục
- VD:  $101011010101111001101010_2 => Thập Lục Phân$

**56AE6A**<sub>16</sub>

## Bát Phân <=> Thập Lục Phân



• Chuyển đổi thông qua trung gian là số Nhị Phân

## Ví dụ: $1F0C_{16} => Bát Phân$

Chuyển đổi từ Thập Lục Phân sang Nhị Phân  $\mathbf{1F0C}_{16} = \mathbf{1}_{-}\mathbf{1111}_{-}\mathbf{0000}_{-}\mathbf{1100}_{2}$ 

Chuyển đổi từ Nhị Phân sang Bát Phân  $1_{111}_{100}_{01}_{100} = 17414_{8}$ 

## $Vi Du: 1076_8 => Thập Lục phân$

Chuyển đổi từ Bát Phân sang Nhị Phân  $1076_8 = 1_000_111_110_2$ 

Chuyển đổi từ Nhị Phân sang Thập Lục Phân  $10_{-}0011_{-}1110_{2} = 23E_{16}$ 

## Ví Dụ

• Thực hiện phép chuyển đổi giữa các hệ thống số

| Decimal | Binary  | Octal | Hexadecimal |
|---------|---------|-------|-------------|
| 35      |         |       |             |
|         | 1101101 |       |             |
|         |         | 712   |             |
|         |         |       | 1AF         |

## Chuyển phần thập phân sang Nhị Phân

• Phần thập phân => Số Nhị Phân



## $Vi du: 189.023_{10} => Số Nhị Phân$

```
189/2
                 94 dư 1
                               0.023 \times 2 = 0.046 \, du' \, 0
94/2
                 47 dư 0
                               0.046 \times 2 = 0.092 \, du' \, 0
47/2
      = 23 dư 1
                               0.092 \times 2 = 0.184 \, du' \, 0
23/2
                 11 dư 1
                               0.184 \times 2 = 0.368 \, du' \, 0
11/2
                 5 dư 1
                               0.368 \times 2 = 0.736 \, du' \, 0
5/2
                 2 dư 1
                               0.736 \times 2 = 1.472 \text{ du } 1
2/2
                 1 du 0
                               0.472 \times 2 = 0.944 \, du' \, 0
1/2
                 0 dư 1
                189.023
                                10111101.00000102
```

### Ví Dụ

• Thực hiện phép chuyển đổi giữa các hệ thống số

| Decimal | Binary   | Octal | Hexadecimal |
|---------|----------|-------|-------------|
| 29.8    |          |       |             |
|         | 110.1101 |       |             |
|         |          | 3.07  |             |
|         |          |       | C.82        |

## Các phép tính số nhị phân

- Phép Công
- Phép Nhân
- Phép Trừ

## Phép Cộng

• Cộng 2 số nhị phân 1-bit

| A | В | A + B |
|---|---|-------|
| 0 | 0 | O     |
| 0 | 1 | 1     |
| 1 | 0 | 1     |
| 1 | 1 | 10    |

## Phép Cộng

• Phép cộng 2 số nhị phân không dấu

## Phép Nhân

• Nhân 2 số nhị phân 1-bit

| A | В | A * B |
|---|---|-------|
| 0 | 0 | 0     |
| 0 | 1 | 0     |
| 1 | 0 | 0     |
| 1 | 1 | 1     |

### Phép Nhân

• Phép nhân 2 số nhị phân không dấu

```
1110
  \times 1011
     1110
   1110
  0000
 1110
10011010
```

#### Phép Trừ

• Quy tắc thực hiện phép trừ như sau:

$$0 - 0 = 0$$
  
 $1 - 1 = 0$   
 $1 - 0 = 1$   
 $[1]0 - 1 = 1$  Muon1

• VD: Thực hiện phép trừ 2 số nhị phân 5 bits: 00111 từ 10101

$$\begin{array}{ccc}
10101 & 21 \\
\underline{00111} & \underline{7} \\
01110 & = 14
\end{array}$$

# 3. Các cổng Logics Cơ Bản

# **NỘI DUNG**

- Cổng Logic cơ bản AND, OR, NOT
- Mạch Logic => Biểu thức Đại Số

# Tổng Quát

Đại Số Boolean chỉ xử lý 2 giá trị duy nhất (2 trạng thái logic): 0 và 1

| Logic 0     | Logic 1       |
|-------------|---------------|
| False       | True          |
| Off         | On            |
| LOW         | HIGH          |
| No          | Yes           |
| Open switch | Closed switch |

- 3 cổng logic cơ bản:
  - OR, AND và NOT

# Bảng Sự thật / Chân trị

• Mô tả các mối quan hệ giữa inputs và outputs của một mạch logic





- Số lượng các mục tương ứng với số inputs
  - A 2-input bảng sẽ có
  - A 3-input bảng sẽ có

? muc

? mục

# Cổng Logic OR

• Biểu thức Boolean cho cống logic **OR** có hoạt động:

$$-X = A + B$$
 — Đọc là "X bằng A OR B"

Dấu + không có nghĩa là phép cộng thông thường, mà là ký hiệu cho cổng logic OR

Bảng sự thật và biểu diễn cổng logic OR có 2 inputs:

A B X = A + B

0 0 0
0 1 1
1 0 1
1 1 1

(a)

OR



# Cổng Logic AND

- Cổng logic AND thực hiện tương tự như phép nhân:
  - $-X = A \bullet B$  Đọc là "X bằng A AND B"

Dấu • không có nghĩa là phép nhân thông thường, mà là ký hiệu cho cổng logic AND

Bảng sự thật và biểu diễn cổng logic AND có 2 inputs:



#### OR vs AND



Ký hiệu của cổng logic OR có nghĩa là output sẽ có trạng thái là HIGH khi có bất kỳ input nào có trạng thái là HIGH

Ký hiệu của cổng logic AND có nghĩa là output sẽ có trạng thái là HIGH khi tất cả các input đều có trạng thái là HIGH



# Cống Logic NOT

• Biểu thức Boolean đối với cổng logic **NOT** 

$$X = \overline{A}$$
 — Đọc là: "X bằng NOT A"

Dấu thanh ngang phía trên là ký hiệu cho cổng logic NOT

$$A' = \overline{A}$$

Có thể thay thế ký hiệu cổng logic NOT bằng dấu phẩy (')

"X là đảo ngược của A"

"X là phần bù của A"

| Α | $x = \overline{A}$ |
|---|--------------------|
| 0 | 1                  |
| 1 | 0                  |

Bảng sự thật cống Logic NOT

# **Cổng Logic NOT**

• Cổng logic NOT có thể gọi chung là *INVERTER* 



Công logic này luôn luôn chỉ có duy nhất 1 input, và trạng thái của output sẽ đối nghịch với trạng thái của input

# **Cổng Logic NOT**

Cổng INVERTER nghịch đảo (*phần bù*) trạng thái tín hiệu của các inputs tại các điểm trong cùng bước sóng



Bất cứ khi nào có: input = 0, output = 1, và ngược lại

# Cổng Logic Cơ Bản

$$0+0=0 \qquad 0\cdot 0=0 \qquad \overline{0}=1$$

$$0+1=1$$
  $0\cdot 1=0$   $\overline{1}=0$ 

$$1 + 0 = 1$$
  $1 \cdot 0 = 0$ 

$$1 + 1 = 1$$
  $1 \cdot 1 = 1$ 

Ba cống logic Boolean cơ bản có thể mô tả được bất kỳ mạch logic nào

# Mạch Logic => Biểu thức đại số

# Mô tả mạch logic đại số

Nếu một biểu thức có chứa cả hai cổng Logic AND
 và OR, thì cổng logic AND sẽ được thực hiện trước :



Trừ khi có một dấu ngoặc trong biểu thức



# Mô tả mạch logic đại số

- Bất cứ khi nào có sự xuất hiện của cổng logic INVERTER trong mạch, output sẽ có giá trị tương đương với input, kèm theo dấu thanh ngang — trên đầu của output
  - Input A qua một inverter sẽ có output là  $\overline{A}$



# Ví Dụ



• Ex: 
$$X = A\overline{B}C(D + \overline{E}) + FG$$

Quy tắc đánh giá một biểu thức Boolean:

- > Thực hiện tất cả đảo ngược đối với các inputs đơn trước
- Thực hiện xử lý tất cả các phép tính trong ngoặc trước
- Thực hiện xử lý cổng logic AND trước rồi mới đến cổng logic OR, trừ khi trường hợp cổng logic OR ở trong ngoặc trước
- Nếu cả một biểu thức có thanh ngang trên đầu, thực hiện các phép tính bên trong biểu thức trước, và sau đó đảo ngược kết quả lại

- Cách tốt nhất để phân tích một mạch gồm có nhiều cổng logic khác nhau là sử dụng **bảng sự thật** 
  - Cho phép chúng ta có thể phân tích một cổng hoặc một
     tổ hợp các cổng logic có trong mạch cùng một lúc
  - Cho phép chúng ta dễ dàng kiểm tra lại hoạt động của mạch logic tổ hợp một cách chính xác nhất
  - Bảng sự thật giúp ích trong việc phát hiện và xử lý lỗi
     hay sự cố xuất hiện có trong mạch logic tổ hợp

• Đánh giá outputs của mạch logic sau:



- Bước 1: Liệt kê tất cả các inputs có trong mạch logic tổ hợp
- Bước 2: Tạo ra một cột trong bảng sự thật cho mỗi tín hiệu

trung gian (node)



| Α | В | С | u=<br>Ā | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|---------|----------|----------|-----------|
| 0 | 0 | 0 | 1       |          |          |           |
| 0 | 0 | 1 | 1       |          |          |           |
| 0 | 1 | 0 | 1       |          |          |           |
| 0 | 1 | 1 | 1       |          |          |           |
| 1 | 0 | 0 | 0       |          |          |           |
| 1 | 0 | 1 | 0       | 8        |          |           |
| 1 | 1 | 0 | 0       |          |          |           |
| 1 | 1 | 1 | 0       |          |          |           |

Node u đã được điền vào như là kết quả của phần bù của tín hiệu input A

Bước 3: điền vào các giá trị tín hiệu của cột node v



| Α | В | С | u=<br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|---------|----------|----------|-----------|
| 0 | 0 | 0 | 1       | 0        |          |           |
| 0 | 0 | 1 | 1       | 0        |          |           |
| 0 | 1 | 0 | 1       | 1        |          |           |
| 0 | 1 | 1 | 1       | 1        |          |           |
| 1 | 0 | 0 | 0       | 0        |          |           |
| 1 | 0 | 1 | 0       | 0        |          |           |
| 1 | 1 | 0 | 0       | 0        |          |           |
| 1 | 1 | 1 | 0       | 0        |          |           |

 $v = \overline{AB}$  — Node v sẽ có giá trị HIGH

Khi *A* (node *u*) là HIGH và B là HIGH

• Bước 4: Dự đoán trước giá trị tín hiệu của node <u>w</u> là outputs của cổng logic BC



| Α | В | С | u=<br>A | v=<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|---------|----------|----------|-----------|
| 0 | 0 | 0 | 1       | 0        | 0        |           |
| 0 | 0 | 1 | 1       | 0        | 0        |           |
| 0 | 1 | 0 | 1       | 1        | 0        |           |
| 0 | 1 | 1 | 1       | 1        | 1        |           |
| 1 | 0 | 0 | 0       | 0        | 0        |           |
| 1 | 0 | 1 | 0       | 0        | 0        |           |
| 1 | 1 | 0 | 0       | 0        | 0        |           |
| 1 | 1 | 1 | 0       | 0        | 1        |           |

Cột này là HIGH khi và chỉ khi B là HIGH và cả C là HIGH

• Bước cuối cùng: kết hợp một cách logic 2 cột <u>v</u> và <u>w</u> để dự đoán cho output <u>x</u>



| Α | В | С | <u>u</u> =<br>A | <u>v</u> =<br>AB | w=<br>BC | X=<br>V+W |
|---|---|---|-----------------|------------------|----------|-----------|
| 0 | 0 | 0 | 1               | 0                | 0        | 0         |
| 0 | 0 | 1 | 1               | 0                | 0        | 0         |
| 0 | 1 | 0 | 1               | 1                | 0        | 1         |
| 0 | 1 | 1 | 1               | 1                | 1        | 1         |
| 1 | 0 | 0 | 0               | 0                | 0        | 0         |
| 1 | 0 | 1 | 0               | 0                | 0        | 0         |
| 1 | 1 | 0 | 0               | 0                | 0        | 0         |
| 1 | 1 | 1 | 0               | 0                | 1        | 1         |

Từ biểu thức x = v + w, thì x output sẽ là HIGH khi v OR w là HIGH

• Ví dụ:



# Ví Dụ

• Vẽ sơ đồ mạch logic với output như sau:  $y = AC + B\overline{C} + \overline{A}BC$ 

# -- 5. Mạch Tổ Hợp

# Nội dung

- Mạch giải mã (Decoder)/ Mạch mã hoá (Encoder)
- Mạch dồn kênh (Multiplexer)/ Mạch chia kênh (Demultiplexer)



# Mạch giải mã (Decoder)

- Nhiều ngõ vào/ nhiều ngõ ra
- Ngõ vào (n) thông thường <u>ít hơn</u> ngõ ra (m)
- Chuyển mã ngô vào thành mã ngô ra
- Ánh xạ 1-1:
  - Mỗi mã ngõ vào chỉ tạo ra một mã ngõ ra
- Các mã ngô vào:
  - Mã nhị phân
  - Your Code!
- Các mã ngõ ra:
  - 1-trong-m
  - Gray Code
  - BCD Code



# Mạch giải mã nhị phân (Binary Decoders)

- Mạch giải mã n-ra-2<sup>n</sup>: n ngõ vào và 2<sup>n</sup> ngõ ra
  - Mã đầu vào: n bit nhị phân
  - Mã đầu ra: 1-trong-2<sup>n</sup>
- Ví dụ: n=2, mạch giải mã 2-ra-4

| li | nputs |    | Outputs |    |    |    |    |
|----|-------|----|---------|----|----|----|----|
| EN | 11    | 10 | Υ       | ′3 | Y2 | Y1 | Yo |
| 0  | Х     | х  | (       | )  | 0  | 0  | 0  |
| 1  | O     | 0  | (       | )  | O  | O  | 1  |
| 1  | 0     | 1  | (       | )  | O  | 1  | O  |
| 1  | 1     | O  | (       | )  | 1  | O  | O  |
| 1  | 1     | 1  |         | 1  | 0  | 0  | 0  |

Chú ý "x" (kí hiệu ngõ vào don't care)

# Giải mã nhị phân 2-ra-4





# Ứng dụng của mạch giải mã

 Một ứng dụng phổ biến là giải mã địa chỉ cho các chip nhớ



#### Mạch mã hoá

- Nhiều ngõ vào/ nhiều ngõ ra
- Chức năng ngược lại với mạch giải mã
- Outputs (m) it hon inputs (n)
- Chuyển mã ngõ vào thành mã ngõ ra



#### **Encoders vs. Decoders**



#### decoders/encoders nhị phân

- n-ra-2^n
- Input code: Mã nhị phân
- Output code:1-trong-2^n

- 2^n-ra-n
- Input code: 1-trong-2<sup>n</sup>
- Output code: Mã nhị phân

# Mạch mã hoá nhị phân (Binary Encoder)

- 2<sup>n</sup>-ra-n encoder: 2<sup>n</sup> ngõ vào và n ngõ ra
  - Input code: 1-trong-2<sup>n</sup>
  - Output code: Mã nhị phân
- Ví dụ: n=3, mạch mã hóa 8-ra-3

|            |            | Ngõ       | vào        |            |            |            |    | N        | gõ ra     |            |
|------------|------------|-----------|------------|------------|------------|------------|----|----------|-----------|------------|
| <b>I</b> 0 | <b>I</b> 1 | <u>I2</u> | <b>1</b> 3 | <b>I</b> 4 | <b>I</b> 5 | <b>I</b> 6 | I7 | $Y2^{-}$ | <u>Y1</u> | <b>Y</b> 0 |
| 1          | 0          | 0         | 0          | 0          | 0          | 0          | 0  | 0        | 0         | 0          |
| 0          | 1          | 0         | 0          | 0          | 0          | 0          | 0  | 0        | 0         | 1          |
| 0          | 0          | 1         | 0          | 0          | 0          | 0          | 0  | 0        | 1         | 0          |
| 0          | 0          | 0         | 1          | 0          | 0          | 0          | 0  | 0        | 1         | 1          |
| 0          | 0          | 0         | 0          | 1          | 0          | 0          | 0  | 1        | 0         | 0          |
| 0          | 0          | 0         | 0          | 0          | 1          | 0          | 0  | 1        | 0         | 1          |
| 0          | 0          | 0         | 0          | 0          | 0          | 1          | 0  | 1        | 1         | 0          |
| 0          | 0          | 0         | 0          | 0          | 0          | 0          | 1  | 1        | 1         | 1          |



#### Hiện thực mạch mã hóa 8-ra-3

|           |            | Ngõ | vào        |            |            |            |    | N  | lgõ ra<br>V1 | ì               |
|-----------|------------|-----|------------|------------|------------|------------|----|----|--------------|-----------------|
| 10        | <b>I</b> 1 | Ĭ2  | <b>I</b> 3 | <b>I</b> 4 | <b>I</b> 5 | <b>I</b> 6 | I7 | Y2 | Y1           | Y0              |
| 1         | 0          | 0   | 0          | 0          | 0          | 0          | 0  | 0  | 0            | <del>-0</del> - |
| $\bar{0}$ | 1          | 0   | 0          | 0          | 0          | 0          | 0  | 0  | 0            | 1               |
| 0         | 0          | 1   | 0          | 0          | 0          | 0          | 0  | 0  | 1            | 0               |
| 0         | 0          | 0   | 1          | 0          | 0          | 0          | 0  | 0  | 1            | 1               |
| 0         | 0          | 0   | 0          | 1          | 0          | 0          | 0  | 1  | 0            | 0               |
| 0         | 0          | 0   | 0          | 0          | 1          | 0          | 0  | 1  | 0            | 1               |
| 0         | 0          | 0   | 0          | 0          | 0          | 1          | 0  | 1  | 1            | 0               |
| 0         | 0          | 0   | 0          | 0          | 0          | 0          | 1  | 1  | 1            | 1               |

#### • Rút gọn:

$$Y0 = I1 + I3 + I5 + I7$$
  
 $Y1 = I2 + I3 + I6 + I7$   
 $Y2 = I4 + I5 + I6 + I7$ 





# Multiplexer (MUX)/ Demultiplexer (DeMUX)

### Multiplexer

• Multiplexer (MUX) truyền một trong những ngõ vào của nó làm ngõ ra dựa trên tín hiệu

Select



# 2-ra-1 Multiplexer



Out =
$$I_0 * \overline{Sel} + I_1 *Sel$$

| Sel | Out   |
|-----|-------|
| 0   | $I_0$ |
| 1   | $I_1$ |



#### 4-ra-1 Mux

• 4-ra-1 Mux xuất ra một trong bốn ngõ vào dựa trên giá trị của 2 tín hiệu select



| $s_1$ | s <sub>0</sub> | f              |
|-------|----------------|----------------|
| 0     | 0              | $\mathbf{w_0}$ |
| 0     | 1              | $\mathbf{w_1}$ |
| 1     | 0              | $\mathbf{w_2}$ |
| 1     | 1              | $\mathbf{w_3}$ |

$$f = s_1' s_0' w_0 + s_1' s_0 w_1 + s_1 s_0' w_2 + s_1 s_0 w_3$$

# Xây dựng MUX 4-ra-1

• Từ MUX 2-ra-1



### Demultiplexer

- **Demultiplexer (DEMUX)** lấy ngõ vào duy nhất và phân phối nó ra một ngõ ra.
  - Mã ngõ vào SELECT sẽ xác định ngõ ra nào mà ngõ vào
     DATA sẽ truyền qua



#### **DEMUX**

Data input





| Sel            | ect C          | ode            | Outputs |    |                |       |    |    |    |    |
|----------------|----------------|----------------|---------|----|----------------|-------|----|----|----|----|
| S <sub>2</sub> | S <sub>1</sub> | S <sub>0</sub> | 07      | 06 | O <sub>5</sub> | $O_4$ | 03 | 02 | 01 | 00 |
| 0              | 0              | 0              | 0       | 0  | 0              | 0     | 0  | 0  | 0  | I  |
| 0              | 0              | 1              | 0       | 0  | 0              | 0     | 0  | 0  | I  | 0  |
| 0              | 1              | 0              | 0       | 0  | 0              | 0     | 0  | I  | 0  | 0  |
| 0              | 1              | 1              | 0       | 0  | 0              | 0     | I  | 0  | 0  | 0  |
| 1              | 0              | 0              | 0       | 0  | 0              | I     | 0  | 0  | 0  | 0  |
| 1              | 0              | 1              | 0       | 0  | I              | 0     | 0  | 0  | 0  | 0  |
| 1              | 1              | 0              | 0       | I  | 0              | 0     | 0  | 0  | 0  | 0  |
| 1              | 1              | 1              | I       | 0  | 0              | 0     | 0  | 0  | 0  | 0  |

Chú ý: I là ngõ vào DATA

# Bài tập

- Xây dựng bộ Mux 16 1, chỉ sử dụng các bộ mux 4 –
   1
- Xây dựng bộ Mux 8 1, chỉ sử dụng các bộ mux 2 –
   1
- Xây dựng bộ Mux 8 1, chỉ sử dụng 1 bộ mux 2 1,
   và 2 bộ mux 4 1.